机读格式显示(MARC)
- 000 01236nam0 2200277 450
- 010 __ |a 978-7-121-26979-0 |d CNY68.00
- 099 __ |a CAL 012015108331
- 100 __ |a 20150923d2015 ekmy0chiy50 ea
- 200 1_ |a IP核芯志 |A IP he xin zhi |e 数字逻辑设计思想 |f 吴涛著
- 210 __ |a 北京 |c 电子工业出版社 |d 2015
- 215 __ |a 326页 |c 图 |d 26cm
- 330 __ |a IP核(Intellectual Property core,知识产权核)是一段具有特定电路功能的硬件描述语言程序,可移植到不同的半导体工艺中生产集成电路芯片。IP核设计电子系统引用方便、修改容易。本书用轻松的语言和实例讲解方式,介绍了ASIC前端/FPGA设计的有关知识,包括ASIC、IP核系统设计选择;设计时重点关注和系统架构设计的一般理念与关键思想,如Verilog语言的可综合性、时钟系统概念、设计流程等;用Verilog语言描述简单单元的设计;介绍数学运算与信号处理单元设计与结构优化。
- 333 __ |a 本书适合ASIC前段/FPGA工程师以及有兴趣的读者参考阅读。
- 517 1_ |a 数字逻辑设计思想 |A shu zi luo ji she ji si xiang
- 606 0_ |a 数字逻辑 |A shu zi luo ji |x 逻辑设计
- 701 _0 |a 吴涛 |A wu tao |4 著
- 801 _0 |a CN |b CAU |c 20151224
- 905 __ |a CAU |d TP302.2/31